3月1日,“高校RISC-V人才培养研讨会暨集创赛人才培养系列研讨会”拉开帷幕,同时发布讲解第九届全国大学生集成电路创新创业大赛(集创赛)“奕斯伟杯”赛题任务。来自全国高校的上百位集成电路领域专家学者代表齐聚奕斯伟计算北京总部,共同探讨新形势下企业在人才培养与技术创新中的重要作用,以及如何赋能学校在集成电路领域的人才培养与技术创新。
RISC-V,这一自2010年正式发布的开放标准指令集架构,正以其低功耗、高性能、开放性、灵活可扩展性以及高安全可靠性等特点,逐步成为全球集成电路领域的新宠。RISC-V吸引了全球70多个国家和地区的企业和科研机构投身其中,尤其在中国发展迅猛,在嵌入式系统、物联网、高性能计算等领域展现出巨大的应用潜力。随着AI大模型的快速发展,算力需求呈现指数级增长,信息网络安全面临严峻挑战,而RISC-V架构凭借其独特优势,成为边缘计算领域中AI加速的理想选择。
此次研讨会由全国大学生集成电路创新创业大赛组委会主办,北京奕斯伟计算技术股份有限公司承办,北京竞业达数码科技股份有限公司、Sifive、芯人类产学平台协办。会议以“新形势下RISC-V人才培养与技术创新”为主题,旨在通过深入探索RISC-V架构在高校教学与科研中的应用,促进集成电路与人工智能领域的创新创业,为高校师生提供与行业专家、企业精英深度交流和学习的机会。
工业和信息化部人才交流中心赛事工作部主任王威、工业和信息化部人才交流中心赛事工作部项目主管屠晓璇出席并致辞。来自北京航空航天大学、北京交通大学、厦门大学、湖北大学等高校学者,与来自SiFive、竞业达、智芯国信、奕斯伟计算等企业的行业专家围绕RISC-V技术发展、集成电路人才培养、人工智能教育等主题展开深入探讨。与会嘉宾从产业生态建设、技术发展趋势、教育实践创新等多个维度分享宝贵见解,为推进RISC-V在教育领域的应用与发展提供了重要思路。
工业和信息化部人才交流中心赛事工作部主任王威致辞
会上,“奕斯伟杯”赛题第九届全国大学生集成电路创新创业大赛(集创赛)正式发布:基于RISC-V架构在边缘侧的AI应用,探讨如何利用RISC-V架构优化AI算法,并在边缘设备中实现高效的推理与计算任务。该赛题由奕斯伟计算和SiFive共同提供开发板支持,参赛团队可选择奕斯伟计算EIC7700-02-1154B1开发板或SiFive HiFive Premier P550开发板进行开发,实现基于使用场景的机器视觉的新应用和新算法,深入探索RISC-V在AI领域的创新实践。
奕斯伟计算EIC7700-02-1154B1开发板与SiFive HiFive Premier P550开发板
奕斯伟计算EIC7700-02-1154B1开发板搭载RISC-V AI SoC——EIC7700X芯片,采用64位乱序执行RISC-V CPU及自研高效NPU;拥有高性能3D GPU、CV DSPs;芯片算力最高可达19.95TOPs(INT8);具备强大视频编解码能力,支持最高8K@50fps或32路1080P@30fps的视频解码能力,和最高8K@25fps或16路1080P@25fps的视频编码能力;LPDDR5 6400高带宽加持, 访存带宽高达51GByte, 容量16GByte(或32GByte版本),非常适合运行大语言模型,支持全栈浮点计算,确保大模型精度;支持4K桌面,支持HDMI显示、MIPI DSI显示;多个高清内置双ISP, 可支持x1 3300万像素传感器或x6 200万像素传感器;拥有USB、PCIe、HDMI、以太网等丰富的外设接口;支持Debian、Ubuntu、Yocto、Deepin、OpenKylin、鸿蒙、OpenEuler等操作系统,兼顾开发板、PC、AI推理、嵌入式与边缘系统等多种场景。
奕斯伟计算EIC7700-02-1154B1开发板
RISC-V的开放生态与AI技术的深度融合,正为集成电路产业开辟全新赛道。本次大赛不仅为大学生提供了实战机会,更是企业与高校联合培养RISC-V人才、促进产学研融合、推动产业发展的平台。通过赛事与学术交流的双轨并行,实现人才培养与产业需求的有效衔接,助力高校培育兼具技术实力与创新思维的集成电路人才,为RISC-V生态发展和繁荣注入新动能!